發布日期:2022-07-15 點擊率:53
隨著電子設計在規模、速度和功能方面的提高,EDA業界一直在努力尋找新的設計方法。
在SoC時代,裸片尺寸不僅正變得越來越小,而且要容納門數達數百萬的電路。工藝尺寸的縮小可能帶來低良率的問題。為了達到設計收斂,EDA超級用戶團體正從寄存器傳輸級(RTL)設計方法向電子系統級(ESL)解決方案轉移。
ESL方法基本上是在行為級上同時進行硬件及軟件設計和驗證。這些過去通常由超級用戶內部開發的工具,將變成EDA供應商的下一個商機。這實際上是EDA供應商第三次嘗試引入ESL工具,不過這一次,許多用戶都準備向ESL轉移,因為傳統的RTL方案不再能夠解決SoC設計問題。在未來5年間,向ESL轉變的趨勢將帶動EDA行業的市場增長。
當電子設計轉向更小的幾何尺寸和工藝向90納米及以下技術發展時,可制造性設計(DFM)或良率設計(DFY)開始成為另一個核心課題。單個芯片上設計內容的高度密集引發導線間的干擾問題,這將降低制造良率。包含CAD和光罩增強技術(RET)的CAM工具及DFM/DFY將變成未來EDA的一個重要組成部分。
亞洲概況
在亞太地區,1999年臺灣超越韓國成為亞洲最大的EDA軟件市場。此后,一直占有亞太地區EDA市場的約36%。最近,它的EDA工具消費模式一分為三:ECAE占38%,IC 版圖 52%,PCB設計工具10%。
臺灣日益增多的無晶圓廠設計公司和設計服務公司支撐著ECAE和IC 版圖軟件的需求量。另一方面,隨著臺灣把PCB制造及封裝業務移往中國大陸,PCB設計工具的需求逐漸減小。
Gartner Dataquest與《電子工程專輯》對亞洲電子設計活動進行的聯合研究報告顯示,臺灣越來越多的設計工程師正在將自己定位為系統設計工程師。在臺灣,系統設計所占利潤份額為26%。中國大陸過去主要是PCB設計,現在也變得更以系統為中心。在中國大陸,系統設計的比例提高了兩個百分點達到電子設計的31%,而PCB設計降低兩個百分點成為第二大類型。
按照臺灣工程師的經驗,邏輯設計占總設計時間的30%;而原型調試和驗證增加到大約45%。剩下的時間用于spec設計和IP評估。中國大陸也有類似的趨勢,只是調試花費的時間比驗證長。
盡管在臺灣ASIC設計不再是最主流的設計類型了,今年仍有20.5%的設計師從事ASIC設計,與2003年相比有4%的增加。另外,1百萬到2.5百萬門的ASIC設計一年來減少了13%,而10萬到50萬門的ASIC設計增加了15%。
在過去幾年中,臺灣的主流設計技術仍然停留在
業務展望
從全球來看,EDA的全球GDP預計今年增長3.9% -- 這是自2001年下降1.3%后的一個回升。ESL工具將顯著影響將于2005年啟動的CAE部分的增長,主導EDA市場保持每年17.4% 的增長率直至2007年。2004年的EDA軟件收入也肯定將增加至大約11.8%。同時,CAD工具的需求將保持穩定。隨著大多數超級用戶向IC實現工具集(這些工具利用RTL描述輸入來同時進行綜合與布局布線)的轉移,IC 版圖部分的增長勢頭已減緩。然而,接下來幾年中,把傳統布局布線工具并入IC實現工具集中的趨勢將繼續存在。
根據Gartner Dataquest的最新預測,亞太地區在這一發展中將居領先地位。1998年以來,該地區的EDA市場一直在不斷增長。亞太區占全球EDA市場的份額已從1998年的5.2%增加到2003年的近10%。到2007年,軟件市場的5年復合增長率(CAGR)預期達到21.3%。
作者:Nancy Wu
分析師
設計與工程組
Gartner Dataquest公司