發布日期:2022-04-20 點擊率:50
ADC,也即模數轉換器。現在,ADC具備重要的應用。通過ADC,我們可以將模擬信號轉化為數字信號。為增進大家對ADC的認識,本文將對ADC的技術參數以及交錯式ADC予以介紹。如果你對ADC具有興趣,不妨和小編一起繼續往下閱讀哦。
一、ADC技術參數
(一)ADC轉換精度
1、分辨率
A/D轉換器的分辨率以輸出二進制(或十進制)數的位數來表示。它說明A/D轉換器對輸入信號的分辨能力。從理論上講,n位輸出的A/D轉換器能區分2n個不同等級的輸入模擬電壓,能區分輸入電壓的最小值為滿量程輸入的1/2n。在最大輸入電壓一定時,輸出位數愈多,分辨率愈高。例如A/D轉換器輸出為8位二進制數,輸入信號最大值為5V,那么這個轉換器應能區分出輸入信號的最小電壓為19.53mV 。
2、轉換誤差
轉換誤差通常是以輸出誤差的最大值形式給出。它表示A/D轉換器實際輸出的數字量和理論上的輸出數字量之間的差別。常用最低有效位的倍數表示。例如給出相對誤差不大于±LSB/2,這就表明實際輸出的數字量和理論上應得到的輸出數字量之間的誤差小于最低位的半個字。
(二)轉換時間
在了解了模數轉換器的轉換精度后,我們再來了解下模數轉換器的轉換時間。
轉換時間是指A/D轉換器從轉換控制信號到來開始,到輸出端得到穩定的數字信號所經過的時間。
不同類型的轉換器轉換速度相差甚遠。其中并行比較A/D轉換器的轉換速度最高,8位二進制輸出的單片集成A/D轉換器轉換時間可達到50ns以內,逐次比較型A/D轉換器次之,它們多數轉換時間在10-50μs以內。間接A/D轉換器的速度最慢,如雙積分A/D轉換器的轉換時間大都在幾十毫秒至幾百毫秒之間。在實際應用中,應從系統數據總的位數、精度要求、輸入模擬信號的范圍以及輸入信號極性等方面綜合考慮A/D轉換器的選用。
二、交錯式ADC
通過上面的介紹,想必大家對ADC模數轉換器的技術參數、ADC轉換精度、ADC轉換時間有所認識。在這部分,小編將對交錯式ADC模數轉換器進行介紹。
當ADC被交錯,兩個或更多的ADC,以及一個限定的計時關系 被 用于 以 同時 取樣 的 輸入 信號 和 產生 一個組合的輸出信號的結果在采樣帶寬在一些多個單個ADC的。利用m 個ADC可以將有效采樣率提高m倍。
為了簡單和易于理解,我們將重點介紹兩個ADC的情況。如果兩個ADC的采樣率分別為fS交錯,則最終的采樣率僅為2×f s。這兩個ADC必須具有時鐘相位關系,以使交織正常工作。
交錯式ADC無疑是推動接口實現更高效率的因素之一,能為系統設計人員提供多種優勢。然而,隨著轉換器帶寬的增加,需在FPGA或ASIC中處理的數據量也變得非常龐大。必須找到一種有效的方法,處理來自轉換器的那么多數據。若采樣速率達到千兆樣本級別,那么在轉換器中繼續使用LVDS接口將是非常不實際的。因此,JESD204B是將大量數據從轉換器傳輸至FPGA或ASIC的有效途徑。
交錯式ADC具有十分廣闊的應用空間。在通信基礎設施中,存在著一種推動因素,使ADC的采樣速率不斷提高,以便在諸如DPD(數字預失真)等線性化技術中支持多頻段、多載波無線電,同時滿足更寬的帶寬要求。 在軍事和航空航天領域,采樣速率更高的ADC可讓多功能系統用于通信、電子監控和雷達等多種應用中。工業儀器儀表應用中始終需求采樣速率更高的ADC,以便精確測量速度更高的信號。
交錯ADC時要注意的一件事是,在輸出頻譜中出現的雜散是由與交錯ADC相關的缺陷引起的。這些缺陷基本上是兩個交錯的ADC之間的不匹配。四個基本不匹配導致輸出頻譜中的雜散:偏移不匹配,增益不匹配,時序不匹配和帶寬不匹配。
以上便是此次小編帶來的“ADC”相關內容,通過本文,希望大家對ADC的技術參數以及交錯式ADC具備一定的了解。如果你喜歡本文,不妨持續關注我們網站哦,小編將于后期帶來更多精彩內容。最后,十分感謝大家的閱讀,have a nice day!
下一篇: PLC、DCS、FCS三大控
上一篇: 基于滑模磁鏈觀測器的