恰當而有效的芯片電源去耦(decouple)電路也非常重要。許多整合了線性線路的RF芯片對電源的噪音非常敏感,通常每個芯片都需要采用高達四個電容和一個隔離電感來濾除全部的電源噪音。
最小電容值通常取決于電容本身的諧振頻率和接腳電感,C4的值就是據此選擇的。C3和C2的值由于其自身接腳電感的關系而相對比較大,從而RF去耦效果要差一些,不過它們較適合于濾除較低頻率的噪音信號。RF去耦則是由電感L1完成的,它使RF信號無法從電源線耦合到芯片中。因為所有的走線都是一條潛在的既可接收也可發射RF信號的天線,所以,將射頻信號與關鍵線路、零組件隔離是必須的。
這些去耦組件的實體位置通常也很關鍵。這幾個重要組件的布局原則是:C4要盡可能靠近IC接腳并接地,C3必須最靠近C4,C2必須最靠近C3,而且IC接腳與C4的連接走線要盡可能短,這幾個組件的接地端(尤其是C4)通常應當藉由板面下第一個接地層與芯片的接地腳相連。將組件與接地層相連的過孔應該盡可能靠近PCB板上的組件焊盤,最好是使用打在焊盤上的盲孔將連接線電感減到最小,電感L1應該靠近C1。
一個集成電路或放大器常常具有一個集電極開路輸出(open collector),因此需要一個上拉電感(pullup inductor)來提供一個高阻抗RF負載和一個低阻抗直流電源,同樣的原則也適用于對這一電感的電源端進行去耦。有些芯片需要多個電源才能工作,因此可能需要兩到三套電容和電感來分別對它們進行去耦處理,如果該芯片周圍沒有足夠的空間,那么去耦效果可能不佳。 尤其需要特別注意的是:電感極少平行靠在一起,因為這將形成一個空芯變壓器,并相互感應產生干擾信號,因此它們之間的距離至少要相當于其中之一的高度,或者成直角排列以使其互感減到最小。